이니프로는 FPGA 및 Zynq, SoC, Accelerator 등 관련 전문 연구개발용역(Design Service)를 제공하고 있습니다. 이니프로에서 제공하는 연구개발용역(Design Service)에 대한 문의 사항이 있으시면 하단 문의처로 연락주시기 바랍니다. 연구개발용역(Design Service) 가능분야 Xilinx 및 Intel FPGA & SoC Board 설계 개발 제작 Xilinx Alveo Accelerator을 사용하여 다양한 가속 솔루션 구현 Xilinx Zynq-7000 SoC, Zynq UltraScale+ MPSoC 및 Zynq UltraScale+ RFSoC 에서 Bare Metal 시스템 설계, FreeRTOS를 사용한 임베디드 시스템 설계, 임베디드리눅스를 사용한 임베디드 시스템 설계 Intel SoC FPGA에서 Bare Metal 시스템 설계, FreeRTOS를 사용한 임베디드 시스템 설계, 임베디드리눅스를 사용한 임베디드 시스템 설계 HDL(VHDL, Verilog) 또는 HLS(High Level Synthesis)를 사용한 Xilinx & Intel FPGA Design 연구개발용역(Design Service) 포트폴리오 Xilinx Zynq-7000 SoC에서 아날로그 데이터를 수집하여 기가비트 이더넷을 통해 PC로 보내면 PC의 소프트웨어에서 들어온 데이터를 GUI로 보여주고 저장하는 시스템 구현 Xilinx Zynq-7000 SoC에 LEA 암호화 알고리즘을 구현하기 위한 로직 설계 고속 ADC 모듈(1GS/s)로부터 들어오는 신호를 Xilinx Virtex-7 FPGA에서 처리한 후 처리된 데이터를 DAC모듈로 내보내는 시스템 구현 듀얼코어를 가지고 있는 Xilinx Zynq에 하나의 코어는 Bare Metal을 다른 하나의 코어에는 리눅스가 실행되도록하는 Xilinx Open Asymmetric Multi Processing (OpenAMP) 구현 Xilinx Zynq에 Gigabit Eternet, I2C, Quad SPI, LVDS 통신이 가능한 Bare Metal 시스템 구현. Gigabit Ethernet을 위해 lwIP 라이브러리를 사용하였고, EEPROM과 인터페이스를 위해 I2C를 사용하였고, Flash와 인터페이스를 위해 Quad SPI를 사용하였고, VDMA를 사용하여 LVDS를 구현하였다. Xilinx Zynq에서 초음파 및 라이다 센서로부터 들어오는 신호를 Zynq의 PS로 보내고 분석하여 UART로 출력하는 시스템 구현 UART 통신을 통해 들어오는 데이터를 분석하여 임의 데이터를 DAC로 출력하여 특정 아날로그 파형을 생성하는 IP 설계 Xilinx Zynq AP 7020 FPGA chip의 Gigabit ethernet, AXI protocol(AXI Lite, AXI MM), lwIP Stack를 이용한 30MBytes/s 의 고속 TCP 통신 프로토콜개발(VHDL IP, SDK software 제작) Custom Zynq board에 초음파센서(GPIO)와 라이다(USB) 인터페이스를 통해 입력받은 데이터 처리를 통해 외부 물체를 감지할 수 있는 시스템 구현 Custom Zynq board에 데스크탑 리눅스 탑재 - devicetree, kernel 커스터마이징, PS에 GPS, 카메라장착, python OpenCV를 이용한 카메라영상 획득, PyQt/PyQtGraph를 이용한 GUI 인터페이스 소프트웨어 개발, Swig를 이용한 c 코드의 Python 바인딩 사용 구현 선박용 레이더에 필요한 FPGA 신호처리시스템 개발
Xilinx Zynq 7000 SoC를 이용한 DAQ시스템 개발
비전검사기에 사용하는 카메라 모듈 개발
16개의 UART가 포함된 시스템에 리눅스 포팅
연구개발용역(Design Service) 문의 TEL : 02-6956-9010 MAIL : polo@inipro.net |